



در این تمرین میخواهیم یک حافظه ی نهان داده با نگاشت مستقیم (Direct Mapped Data Cache) به گنجایش 4K کلمه ی ۳۳ بیتی را طراحی کنیم و با زبان توصیف سختافزاری Verilog آن را مدلسازی کنیم. فرض کنید که این حافظه از اصل محلی بودن مکانی داده ها استفاده می کند و برای هر بار Miss ۴ کلمه ی متوالی را از حافظه ی اصلی خوانده و به Cache منتقل می کند. برای آزمودن طرح خود فرض کنید این حافظه ی نهان به یک حافظه ی اصلی با گنجایش 32K کلمه ی ۳۲ بیتی متصل شده است. فرض کنید میخواهیم یک آرایه با 8K عنصر را از آدرس شروع ۱۰۲۴ بخوانیم. تعداد دسترسیهای موفق به حافظه ی نهان را به دست آورید.